Ремонт: Ноутбуков, Компьютеров
https://vlab.su/

Залипший RESET на P5KPL-VM
https://vlab.su/viewtopic.php?f=224&t=85972
Страница 1 из 1

ProMetei [ 31 янв 2019, 15:37 ]
Заголовок сообщения:  Залипший RESET на P5KPL-VM

Приветствую! Пытаюсь поднять материнку Asus P5KPL-VM (775, G31+ICH7).
Сразу заметил горячий от дежурки стабилизатор LDO и сеть (Attansic L1). Сетевой сдул, БИОС прошил (с оф сайта) - не помогло.
Простейшая пост-карта коды не показывает, только залипший RESET. По факту RESET на A15 - меандр с частотой около 80 Гц.
На замыкание кнопки RESET не реагирует (напряжение подтяжки но обоих кнопках 3,4V). Включается материнка штатно - через PWBTN, выключается 6-секундным зажатием.

Клокер, север и юг греются умеренно- градусов до 50 без радиаторов. Аудио (ALC662) холодное, на выводе RESET постоянный 0. ASm4131 холодная, мульт W83627DHG - едва тёплый.
По мере прогрева процессора - скорость кулера повышается.

Установлен проц E7500. Да, я знаю что его нет в списке поддерживаемых, но гугл говорит что у людей работает, да и другого нет. Память - 1Gb DDR2-800.

Vcpu=1.18V
Vram=1.89V
Vtt=0.95V
Vсевер1=1.29V (3 полевика последовательно в линейном режиме)
Vсевер2=1.25V (2 полевика последовательно в линейном режиме)
Vюг1=1.08V (APM5024)
Vюг2=1.55V (2 полевика последовательно в линейном режиме)

Различные LDO формируют: 1.52V, 1.77V, 2.53V, 3.4V, 5.23V

Vbat=3.02V

Из замеченного: на микросхеме биоса (25l8005) есть сигналы синхронные с тем самым 80 Гц RESET на PCI.
Похоже на попытки вычитывания данных (4 блока по 23 байта). Скрин с логгера прилагаю, а вот сам файл (создан в Saleae 1.2.18) загружаться не хочет.

Мужики, подскажите пожалуйста - куда копать? Что значит этот 80-герцовый RESET и чтение данных? Это следствие других неполадок, или сама первопричина? 25l8005 на программаторе успешно прошилась и верифицировалась.


Изображение

NEME$I$ [ 31 янв 2019, 21:34 ]
Заголовок сообщения:  Re: Залипший RESET на P5KPL-VM

ProMetei
ProMetei писал(а):
Сразу заметил горячий от дежурки стабилизатор LDO и сеть (Attansic L1).
сильно? обычно греются прям в дежурке, но как не странно работает, похоже что это нормально.
"Мужики, подскажите пожалуйста - куда копать? Что значит этот 80-герцовый RESET и чтение данных? Это следствие других неполадок, или сама первопричина? "
Давайте пока на это не будем обращать внимание ,так как я сам в замешательстве и затрудняюсь ответить и попробуем выяснить следующее.
W83627DHG интересуют следующие замеры
30 нога S_PLTRST#
64 нога SLP_S4#
71 нога PWROK_SB
87 нога PWROK_PS
92 нога PWROK_NB
93 нога PCIRST#_PCIEX1

ProMetei [ 01 фев 2019, 12:31 ]
Заголовок сообщения:  Re: Залипший RESET на P5KPL-VM

NEME$I$ писал(а):
сильно? обычно греются прям в дежурке,

Да, там сомнений нет- LDO в ограничение уходил, на выходе около 0,5V. То что сетевой контроллер отправился в Вальхаллу - факт.
MIO вечером промеряю и выложу, спасибо!

ProMetei [ 02 фев 2019, 01:10 ]
Заголовок сообщения:  Re: Залипший RESET на P5KPL-VM

NEME$I$ писал(а):
W83627DHG интересуют следующие замеры

Я сначала не обратил внимание - у меня стоит W83627DHG-A (асусовская версия?) Но на даташит очень похоже, пины питания по крайней мере совпадают.

Пины 64, 71, 87 и 92 ведут себя одинаково- до нажатия POWER на них 0, во время нажатия и после - 3.4V (кроме 87=PWROK_PS, там 5.1V), на кнопку RESET не реагируют. Я так понимаю - это сигналы PG от разных узлов и тут всё нормально?

А вот на 30=S_PLTRST# и 93=PCIRST# тот самый 80-Гц меандр амплитудой 3.4V.
Если я не ошибаюсь по даташиту, 30 - это вход RESET LPC-интерфейса, а 93- один из его дублей-выходов?
Попробовал замкнуть 30=S_PLTRST# на 3.3V. Средний ток 0.75mA, сигнал RESET на PCI судя по пост-карте пропадает, даже после того как убираю 3.3V. И эти 80 Гц снова появляются при нажатии кнопки RESET.

Я правильно понимаю, что сигнал сброса долбит ведущий LPC-шины? А откуда она растёт и что делать?

P.S. Обновил скрин с логгера, нижний канал -PCI_RESET. Сам пакет данных ближе к середине импульса, на нарастающем фронте- то мусор.
Изображение

bojfriend [ 02 фев 2019, 05:21 ]
Заголовок сообщения:  Re: Залипший RESET на P5KPL-VM

скинул в лс. дока немного от другой матери, но, думаю, для вашей тоже подойдет. сверьтесь еще раз, а то вдруг что-то упускаете.

NEME$I$ [ 02 фев 2019, 23:00 ]
Заголовок сообщения:  Re: Залипший RESET на P5KPL-VM

ProMetei писал(а):
Пины 64, 71, 87 и 92 ведут себя одинаково- до нажатия POWER на них 0, во время нажатия и после - 3.4V (кроме 87=PWROK_PS, там 5.1V), на кнопку RESET не реагируют. Я так понимаю - это сигналы PG от разных узлов и тут всё нормально?

Верно понимаете.
Вам тут постом выше кое что скинули, посмотрите, откуда растет S_PLTRST# и кто его может сажать.
Думаю стоит попробовать заменить юм, тем более что калящуюся сеть вы уже сняли, которую скорее всего трахнуло грозой и зацепило возможно и юг, конечно если с питаниями юга все нормально.

ProMetei [ 06 фев 2019, 02:42 ]
Заголовок сообщения:  Re: Залипший RESET на P5KPL-VM

bojfriend писал(а):
скинул в лс. дока немного от другой матери

Спасибо, изучил, заинтересовался, по аналогии нашёл полную схему и печатку свой материнки.

NEME$I$ писал(а):
Думаю стоит попробовать заменить юм, тем более что калящуюся сеть вы уже сняли, которую скорее всего трахнуло грозой и зацепило возможно и юг, конечно если с питаниями юга все нормально.


Ну судя по присутствующим PWROK_SB, PWROK_NB и CPUPWRGD, а также по замерам- с питаниями всё нормально. Я читал что Attansic L1 сам по себе умирает на раз-два и надеялся что плата не после грозы. Думал пустить её на ЧПУ. ЮМ я, к сожалению, поменять не могу - нечем, ремонтом материнок балуюсь изредка.

ProMetei [ 07 фев 2019, 02:37 ]
Заголовок сообщения:  Re: Залипший RESET на P5KPL-VM

Мучения платы прекращены до появления свободного времени.
Спасибо отозвавшимся!
Если кто-то скинет запись общения ЮМ с флешкой биоса (типа 25Lx005)- буду очень признателен.

Страница 1 из 1 Часовой пояс: UTC + 4 часа
Powered by phpBB © 2000, 2002, 2005, 2007 phpBB Group
http://www.phpbb.com/